Предисловие 5
Глава 1. Основные элементы языка VHDL 8
1.1. Структурное и поведенческое описание цифровой системы 8
1.2. Лексические элементы и типы данных 22
1.3. Декларации 37
1.4. Интерфейс и архитектура объекта 40
1.5. Атрибуты 43
1.6. Имена 49
1.7. Операторы 50
1.8. Понятие сигнала в языке VHDL 57
1.9. Дельта-задержка 62
Упражнения 66
Глава 2. Последовательные и параллельные операторы 71
2.1. Последовательные операторы 71
2.2. Параллельные операторы 88
Упражнения 110
Глава 3. Организация проекта 119
3.1. Подпрограммы 119
3.2. Функции 119
3.3. Процедуры 121
3.4. Разрешающие функции. Пакет std_logic_l 164 123
3.5. Архитектура 129
3.6. Декларация интерфейса объекта 130
3.7. Карта портов и карта настройки 133
3.8. Конфигурация 134
3.9. Модули проекта и VHDL-библиотеки 138
Упражнения 140
Глава 4. Примеры проектирования на VHDL 143
4.1. Стили описания поведения 143
4.2. Формы описания сигналов 146
4.3. Описание автоматов 150
4.4. Отладка VHDL-описаний 168
4.5. Синтезируемое подмножество языка VHDL 170
Упражнения 182
Глава 5. Методические материалы 185
5.1. Лабораторные работы 185
5.2. Контрольная работа 263
5.3. Тестовые (да/нет) вопросы 271
5.4. Контрольные задачи 281
5.5. Литература по языку VHDL 290
5.6. Интернет-ресурсы 292
Литература 294
Приложения 295
1. Форма задания синтаксических конструкций языка VHDL 295
2. Синтаксис языка VHDL'93 296
3. Пакет STANDARD 321
4. Пакет STD_LOGIC_1164 323