От автора
Глава 1. Архитектура центрального процессора . Общие сведения Программная модель процессорного ядра - внутренние регистры Описание регистров Система команд. Конвейер Режимы работы процессора . Пространство адресов Заключение
Глава 2. Кэш-память. Что такое кэш-память Кэш-память процессоров семейства SuperH Заключение
Глава 3. Блок управления памятью, MMU Общие сведения Функции буфера преобразования адресов TLB MMU процессоров Регистры TLB процессора SH- Обработка исключения TLB Пример использования MMU Заключение
Глава 4. Геометрический процессор Графическая обработка Команды графической обработки SH-4 При мер программы Пример обработки с помощью DSP
Глава 5. Механизм обработки исключений Что такое обработка исключений Исключения в микропроцессорах SuperH Обработка исключения сброса Общие исключения Запросы прерываний Заключение
Глава 6. Архитектура DSP Общие сведения о функциях DSP Внутренние регистры SH3-DSP Формат данных DSP Команды и режимы адресации DSP Особенности команд DSP Программа вычисления тригонометрических функций Библиотека DSP Язык DSP-C Заключение
Глава 7. Среда разработки Интегрированная среда разработки Renesas Коллекция компиляторов GNU, GCC
Глава 8. Интерфейс памяти Общие сведения Принципы подключения памяти к микропроцессорам SuperH Рабочие частоты микропроцессоров SuperH Назначение выводов Интерфейс шины Подключение различных типов памяти
Глава 9. Встроенные периферийные устройства Блок 32-битного таймера, TMU Последовательный интерфейс с буфером FIFO, SCIF Контроллер прямого доступа к памяти, DMAC Контроллер ЖК-дисплея, LCDC Заключение
Глава 10. Операционные системы Общие сведения . ОС, работающие на базе процессоров SuperH . Промежуточное программное обеспечение. Выбор ОС Запуск ОС. Переключение контекста Действия при обработке прерывания Фрагментация памяти